1. Jurnal [Kembali]
2. Alat bahan [Kembali]
- Panel DL 2203D
- Panel DL 2203C
- Panel DL 2203S
- Jumper
- Software Proteus
3. Rangkayan simulasi [Kembali]
4. Prinsip kerja [Kembali]
Pada rangkaian percobaan 1, digunakan 4 flip flop yang dirangkai pada modul de lorenzo, dimana disusun sebagai berikut.
- Pada Flip Flop 1, kaki S dihubungkan ke B6', kaki J dihubungkan ke Q flip flop kedua, kaki K dihubungkan ke Q' flip flop kedua, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan untuk Q dihubungkan ke H7.
- Pada Flip Flop 2, kaki S dihubungkan ke B5', kaki J dihubungkan ke Q flip flop ke tiga, kaki K dihubungkan ke Q' flip flop ketiga, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H6.
- Pada Flip Flop 3, kaki S dihubungkan ke B4', kaki J dihubungkan ke Q flip flop ke empat, kaki K dihubungkan ke Q' flip flop keempat, kaki C dihubungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H5.
- Pada flip flop 4, kaki S dihubungkan ke B3', kaki J dihubungkan ke B1, kaki K dihubungkan ke B1', kaki C dihungkan ke output gerbang AND, kaki R dihubungkan ke B0, dan kaki Q dihubungkan ke H4. Sedangkan untuk input dari kaki AND sendiri dihubungkan pada B2 dan clk.
Pada rangkaian, input berupa B0, B1, B2, B3, B4, B5, dan B6 akan divariasikan untuk membuktikan terjadinya pergeseran, yaitu dari kanan ke kiri. Setelah itu, dapat ditentukan jenis shift register yang didapatkan, yaitu:
- Kondisi 1 bersifat SISO (Serial In Serial Out), karena inputan dan keluarannya mengalami pergeseran serta masuk dan keluar secara bergantian.
- Kondisi 2 bersifat SIPO (Serial In Paralel Out), karena inputannya masuk secara bergantian, sedangkan untuk keluarannya keluar secara bersamaan.
- Kondisi 3 bersifat PISO (Paralel In Serial Out), karena inputannya masuk secara bersamaan, sedangkan keluarannya keluar secara bergantian.
- Kondisi 4 bersifat PIPO (Paralel In Paralel Out), karena inputan dan keluarannya masuk secara bersamaan.
5. Video percobaan [Kembali]
6. Analisa [Kembali]
- Analisa Output yang dihasilkan tiap tiap kondisi! Apakah hasil yang didapatkan sudah sesuai dengan teori? Jelaskan!
jawab :
- Kondisi 1 : Saat rangkaian dijalankan terdapat input yang masuk secara bergantian. Hal ini terjadi karena input B1 dimainkan sehingga diperoleh lah masukan yang bergantian. Saat B2 diberi logika 1, output yang dikeluarkan juga bergantian sehingga jenis shift registernya adalah SISO (Serial In Serial Out).
- Kondisi 2 : Saat rangkaian dijalankan terdapat input yang masuk secara bergantian. Sama halnya pada kondisi 1, namun kita mengubah BO menjadi logika 0, sehingga pin resetnya aktif, outputnya pun keluar secara bersamaan sehingga jenis shift registernya adalah SIPO (Serial In Parallel Out).
- Kondisi 3 : Saat rangkaian dijalankan terdapat input yang masuk secara serentak. Hal ini terjadi karena memanfaatkan switch B3-B6 untuk memasukkan data. B1 diberi logika 0 dan B2 logika 1 sehingga diperoleh data keluar secara bergantian sehingga jenis shift registernya PISO (Parallel In Serial Out).
- Kondisi 4 : Saat rangkaian dijalankan terdapat input yang masuk secara serentak. Sama halnya pada kondisi 3, namun BO=0, sehingga pin reset aktif. Dan didapat output yang keluar bersamaan sehingga jenis shift registernya adalah PIPO.
2. Analisalah pengaruh gerbang AND pada rangkaian. Jika inputan clock langsung dihubungkan ke flip flop dan tidak menggunakan gerbang AND, kira kira bagaimana outputnya? Apakah sama? Analisalah hal tersebut!
jawab :
Pengaruh gerbang AND pada rangkaian adalah berfungsi untuk mengaktifkan/mengontrolkan sinyal clock dari flip-flop. Apabila B2 berlogika 1 maka sinyal tetap berlogika 1, dudukan output karena gerbang AND merupakan pengalian. Dan apabila B2 berlogika 0, maka sinyal clock flip-flop tidak aktif karena inputan 0 digerbang AND.
Output yang dihasilkan dapat berbeda jika kita tidak menggunakan gerbang AND. Hal ini disebabkan karena sinyal clock pada flip-flop akan selalu aktif, maka diperolehlah data yang tidak sesuai dengan teori.
Clock dapat mempengaruhi sebagai hambaran inputan dari serial saat data sudah lengkap dan akan diterima. Outputnya, diberi logika 0 pada B1 dan pada B2 berlogika 1 agar datanya keluar secara bergantian
7. Download File [Kembali]
Tidak ada komentar:
Posting Komentar