1. Jurnal [Kembali]
2. Alat bahan [Kembali]
- Panel DL 2203C
- Panel DL 2203D
- Panel DL 2203S
- Jumper
7. Switch SPDT
8. Power Supply
3. Rangkayan simulasi [Kembali]
4. Prinsip kerja [Kembali]
Rangkaian 1 merupakan pencacah asinkron yang terdiri dari 4 flip-flop JK atau IC72LS112. Pada rangkaian cabang JK, setiap IC dihubungkan dengan VCC, sehingga semua IC dalam mode toggle. Pada IC pertama, bagian CLK (aktif rendah) menerima masukan clock. Ini mengubah keluaran bagian Q setelah cabang CLK menyala, yaitu waktu jatuh. Juga, keluaran dari cabang IC Q pertama, yang kita sebut Q1 dan Q1, adalah masukan dari cabang IC CLK kedua. Nantinya Q1 menjadi pemicu untuk mengubah output Q di IC lain. Kami memanggil cabang Q di IC ke-2 Q2 dan kemudian menjadi input dari cabang CLK di IC ke-3. Prinsip yang sama diulangi di IC ke-3 juga. Dan akhirnya loop ini diakhiri dengan IC ke-4. Situasi ini disebut menghitung. Rangkaian pencacah asinkron ini dapat menghitung dari 0000-1111 (0-15 (F)). Namun, prinsip di atas tidak berfungsi saat kaki R atau S aktif. Jika cabang R ak
tif, keluarannya diatur ke 0. Dan saat kaki S aktif, keluarannya dipaksa ke 15 (F). Dan sebaliknya, ketika input cabang CLK dari IC berikutnya berasal dari Q', output dari pencacah asinkron berada di status yang lebih rendah 1111-0000 (15(F)-0).
5. Video percobaan [Kembali]
6. Analisa [Kembali]
7. Download File [Kembali]
- Data sheet 7474 [Klik]
Tidak ada komentar:
Posting Komentar